基于FPGA的图像实时编解码器RTCodec
项目描述:在FPGA上实现图像的实时编解码(基于H264)。应用于无线VR领域。
职责描述:RX项目负责人,视频编解码算法的研究及实现。
解码器RTL设计;
编写Testbench RTL仿真验证;
对编码器进行资源优化;
组织编码器、解码器的联合调试;
研究出采用多引擎+图像分块方案增强编解码器处理能力;使用反推加缓存机制解决异步系统的图像显示问题
项目成果:完成样机设计,图像质量压缩率20-40倍。可以支持2k(2160x1200)90帧,3k(2880x1440)90帧的视频源。编解码器延时不超3ms延时。
基于FPGA的scaler算法实现 北京传送科技有限公司 | 2017.3- 2017.6
项目描述:在Lattice的FPGA上实现Lanczos采样放缩算法
职责描述: 使用matlab仿真缩放算法;
编写RTL实现算法;
编写tb进行RTL验证。
项目成果:产品化