主要负责逻辑代码编写、仿真验证、系统调试、维护;主要工作有:
1、各类算法的加速实现,各类接口设计,高速接口的逻辑代码开发调试及其维护,数字信号的DDC处理;
2、逻辑详细设计文档以及相关文档的编写与维护,系统调试;
3、协助硬件工程师验证和设计原理图。
主要负责项目有:
项目一:2017.06 - 至今 2G/3G/4G的加速板开发设计
项目职务:FPGA工程师
项目简介:该项目为LTE/CDMA/WCDMA/GSM各通信制式算法的加速实现
项目职责:主要负责逻辑的相关方案设计及实现。包括需求收集分析,逻辑的soc选型,逻辑详细设计相关文档的编写与维护,逻辑代码编写。
(1)需求收集与分析:包括基带信号处理模块、控制电路、信号传输模块及其逻辑接口模块。
(2)逻辑的方案详细设计等文档的编写与维护;模块功能划分。
(3)逻辑设计实现:DDR3逻辑接口代码编写,与ARM的交互接口代码编写,CBUS接口设计,数字信号处理DDC逻辑代码编写,LTE、CDMA、WCDMA制式的加速算法的逻辑代码编写等相关模块的逻辑代码编写仿真验证及其调试;系统调试及其测试。
(4)可测试性等文档的编写与维护;bug问题定位、排查、修复;系统优化。
项目业绩:完成LTE,CDMA制式的功能发布。
项目二:2014.06 - 2017.05 解密机设计与实现
项目职务:FPGA工程师
项目简介:基于硬件的通用平台,实现对不同需求的破解要求。即逻辑加速实现不同破解算法,从而实现对加密文档、口令等的破解。
项目职责:主要负责算法的逻辑加速实现,主要内容有:
(1)需求分析,模块功能划分。
(2)不同算法的逻辑加速实现,逻辑代码编写,仿真验证;matlab的数据对比。
(3)数据传输模块接口设计实现。
(4)uart串口设计实现;UPP接口设计实现,CBUS/MBUS接口设计;DDR3接口设计实现,Serdes接口维护。
(5)系统调试与优化。
项目业绩:完成系统调试,并且已经完成产品化,